Dirección
de tesis Doctorales:
-
Aportaciones al Diseño y a las herramientas
de Síntesis automática de Dispositivos Lógicos Programables,
por D. Vicente Baena-Lecuyer, Junio de 2001.
Dirección
de Proyectos Fin de Carrera (Concluidos)
Para la obtención del título
de Ingeniero Industrial.
-
Equipo de ensayo y verificación funcional
de circuitos integrados CMOS-Digitales de aplicación específica
(ASIC), sobre plataforma PC, por D. Roberto Martín Gentles.
Octubre de 1993.
-
Control Numérico de una Máquina
de Perforación de Circuitos Impresos, por D. Jesús
Carrillo Marzo de 1995.
-
Circuito ASIC para control del muestreo de
ondas periódicas. Realización en Emulador Hardware
y Montaje de Prueba, por la Srta. Matilde Caballero. Mayo de 1995.
-
Paquete de análisis, Síntesis
y Optimización de máquinas de estados finitos codificadas
en VHDL, por D. Diego de la Cruz Valera. Septiembre de 1995.
-
Paquete de elaboración de datos, representación
y de control control un equipo de verificación de circuitos
digitales, por D. Luis Villar Fidalgo. Febrero de 1996.
-
Mejoras de una Máquina de Control Numérico
para la Perforación de Circuitos Impresos, por D. Eduardo
Rodrigo de 1997.
-
Sistema para Generación y Captura de
Patrones Binarios para Testado de Circuitos Digitales Basado en FIPSOC,
cuyo autor es D. Luis Prados Linares. Julio del 2000
Para la obtención del título
de Ingeniero de Telecomunicación
-
FATIP: Software para la programación
del modulo analógico de una nueva familia de FPGA's (FIPSOC),
por D. Antonio Alcaide Alias. Junio de 1998.
-
Estudio e Implementación de Estrategias
para la Reconfigurabilidad Dinámica de Circuitos Digitales sobre
FPGA’s Multicontexto, cuyo autor es D. Juan Pedro Fiz Muñoz. Diciembre
de 1999.
-
Sistema Flexible para Prototipado Rápido
de Circuitos de Tratamiento de Imágenes en Tiempo Real, cuyo autor
es D. Javier Carrión Díaz. Noviembre de 2000.
-
Receptor de un Enlace Domótico vía
telefónica basado en FIPSOC, cuya autora es Victoria Lorente García.
Junio de 2001.
-
Sistema de Reconocimiento de Palabras Aisladas
sobre una FPGA, cuya autora es Elena Godino Llani. Junio de 2001.
-
Generación Automática
de Bloques FFT verificados: caracterización y codificación
en VHDL, por Rafael Peñuela Tristán, Septiembre de 2001
-
Herramienta para la
generación automática de bloques FIR para sistemas hardware,
por Jorge Martín Galán, Octubre de 2001
-
Herramienta de Mapeo Lógico
sobre una Tecnología Dinámicamente Reconfigurable: FIPSOC por
D. John Michael Fuhrer Soria, Julio 2002.
Dirección
de Proyectos Fin de Carrera (En curso de realización)
Para la obtención del título
de Ingeniero de Telecomunicación
-
Decodificador de sonido
MPEG-1 sobre una FPGA, cuyo autor es D. Jose Medinilla
-
Emisor de un Enlace Domótico vía
telefónica basado en FIPSOC, cuya autora es Paloma
-
Sistema de Visión 3D, por Inmaculada
Ibáñez
-
Construcción
de un sistema embebido DSP-FPGA sobre HADES-1, por Alfonso Gómez
Calzado
-
Desarrollo de una interfaz
USB-2, por Andrés Porrino
-
Desarrollo de una interfaz
gráfica para análisis sobre el sistema HADES-1, por Pablo
Guerrero
-
Tratamiento de imágenes
en tiempo real, por José María Camas Albar
Para la obtención
del título de Ingeniero en Electrónica
-
Bus de comunicaciones
multitarjeta para el sistema HADES-1, por Fernando Cabrera Sola
Proyectos
Fin de Carrera pendientes de asignación
-
Generación de
modelos de sistemas de potencia mediante el sistema HADES-1.
-
Adaptación del
compilador de Handel-C DK1 al sistema HADES-1
-
Desarrollo de una Interfaz
de sistemas de potencia para HADES-1
-
Sistema para inserción
de bloques debugger sobre código VHDL
-
Sistema para inserción
de bloques debugger sobre diseños en formato EDIF.
-
Adaptación y
verificación de la herramienta JBits a HADES-1
Herramientas de ayuda:
Simulador del 8051
Volver